Sirkuit Budi Sekuensial

Tags

Logika Sekuensial dipakai untuk menciptakan status berhingga, blok dasar di sirkuit digital. Sirkuit Digital simpel yakni adonan dari Logika Kombinasional serta Sekuensial. Output ditentukan memakai Fungsi Logika dari input keadaan ketika ini serta yg kemudian sebagai rangkaian kecerdikan sekuensial.



Sirkuit Logika Sekuensial bisa mempertahankan status sistem sebelumnya menurut masukan arus serta status sebelumnya. Tidak menyerupai Sirkuit Logika Kombinasi, bisa menyimpan data dalam Rangkaian Digital.


Sirkuit Logika Sekuensial mengandung elemen memori. Elemen sederhana dipakai untuk mempertahankan memori / keadaan sebelumnya.

Klasifikasi
Sirkuit Logika Sekuensial


Sirkuit Logika Sekuensial menggunakan clock untuk memicu operasi Flip Flop. Jika Flip Flop dalam rangkaian kecerdikan digital dipicu, maka rangkaian disebut sebagai Rangkaian Sekuensial Sinkron serta sirkuit yg secara bersamaan tidak terpicu disebut sebagai rangkaian Sekuensial Asinkron.

EVEN DRIVEN (Asyncronous)
- Sirkuit Asynchronous yg segera berubah ketika diaktifkan.

Sirkuit Logika Sekuensial ketika ini yakni Logika Clocked atau Sinkron. Dalam Rangkaian Sinkron, Osilator elektronik yg disebut Clock (Clock Generator) menghasilkan serangkaian pulsa berulang yg disebut Sinyal Clock yg dipengirimankan ke semua elemen memori di sirkuit. 


Elemen Memori Dasar dalam Logika Sekuensial yakni Flip-Flop. Output dari flip-flop berubah ketika dipicu oleh Pulsa Clock, Perubahan sinyal kecerdikan di sirkuit pada waktu yg sama, Interval Reguler, Disinkronkan oleh Clock.

CLOCK DRIVEN (Syncronous)
- Sirkuit Sinkron yg disinkronisasi ke sinyal clock tertentu.

Logika Sekuensial Asynchronous tidak disinkronkan oleh Sinyal Clock, Output rangkaian berubah eksklusif sebagai balasan terhadap perubahan input. 


Keuntungan sanggup lebih cepat daripada Logika Sinkron, sebab rangkaian tidak harus menunggu Sinyal Clock untuk memproses Input. Kecepatan perangkat berpotensi dibatasi oleh penundaan propagasi gerbang kecerdikan yg digunakan.

PULSE DRIVEN
- Yang merupakan kombinasi dari keduanya yg merespon Pemicu Pulsa.

Prosedur Desain 
Sirkuit Logika Sekuensial

➤  Susun diagram keadaan
➤  Ambil sebagai tabel keadaan atau representasi kesetaraan,
     seperti diagram keadaan.
➤  Jumlah negara sanggup dikurangi dengan teknik reduksi negara
➤  Verifikasi jumlah sandal jepit yg diperlukan
➤  Pilih jenis Flip-Flop yg akan digunakan
➤  Turunkan persamaan eksitasi
➤  Menggunakan peta atau metode penyederhanaan lainnya,
     dapatkan fungsi output serta fungsi input flip-flop.
➤  Gambarlah diagram kecerdikan atau daftar fungsi Boolean
     dari mana diagram kecerdikan sanggup diperoleh.

Sirkuit Logika Sekuensial

 •  Latches
Bagaimana kita bisa menciptakan sirkuit dari gerbang yg tidak bersifat kombinatorial? Jawabannya yakni umpan balik, yg berarti bahwa kita menciptakan loop dalam diagram rangkaian sehingga nilai output bergantung, secara tidak langsung, pada diri mereka sendiri. 


Jika umpan balik tersebut konkret maka rangkaian cenderung mempunyai keadaan stabil, serta kalau negatif sirkuit akan cenderung berosilasi.

 •  Flip-Flops
Asinkron, bahwa output berubah segera sesudah perubahan masukan. Di sisi lain, yakni sinkron, bahwa output dari semua rangkaian sekuensial berubah secara bersamaan ke ritme sinyal clock global. Akan mempertimbangkan jenis yg disebut Master-Slave Flip-Flop.


 •  Counters
Dibangun dari sejumlah flip-flop yg terhubung dalam kaskade. Penghitung yakni komponen yg sangat banyak dipakai dalam sirkuit digital, serta diunitsi sebagai sirkuit terpadu terpisah serta dimasukkan sebagai kepingan dari sirkuit terpadu yg lebih besar.




 ➽  SR Flip-Flop Configuration



 ➽  D-Type Flip Flop

 ➽  D-Type Flip-Flop 4-Bit Data Latches



➽  8-Bit Data Latches


 ➽  JK Flip-Flop


 ➽  Toggle T-Type Flip-Flop


 ➽  Basic Master-Slave Configuration


 ➽  Master-Slave D-Type Flip-Flop


 ➽  Master-Slave JK Flip-Flop



 Shift Register



 Serial-In to Parallel-Out (SIPO) Shift Register



Serial-In to Serial-Out (SISO) Shift Register



Parallel-In to Serial-Out (PISO) Shift Register



Parallel-In to Parallel-Out (PIPO) Shift Register



Universal Shift Register





Artikel Terkait